(论文 字数:1181 页数:7 带程序)一 引言 本设计采用EDA以硬件描述语言(VHDL)为系统逻辑描述手段设计文件,在MaxplusII工具软件环境下,采用自顶向下的设计发放,由各个基本模块共同构建了一个基于FPGA的数字时钟.
关键词:EDA,FPGA,VHDL, ALTERA, 数字钟,电子设计
二 课题背景 .利用EDA技术进行电子系统的设计具有以下几个特点:采用自顶向下的设计方法;用软件的形式设计硬件;用软件的方式设计过程中可用相关软件进行仿真;系统可现场编程,在线升级;整个系统集成在一个芯片上,体积小,功耗低,可靠性高.因此,EDA技术是现代电子设计的发展趋势.
目录
一 引言 二 课题背景 三 多功能数字时钟的设计 四 不足 五 结论 六 感想 七 参考文献