1.芯片简介 MPC9239是一种3.3V的兼容性芯片。在高质量的远程通信,网络工作和计算机应用软件方面中,它以时钟合成器来产生高性能的时钟信号。有从3.125MHz到900MHz的输出频率和差分LVPEL输出信号的支持,这种器件满足最高要求的时钟应用软件的需求。 特点:⑴3.25MHz到900MHz时钟合成器输出信号 ⑻小频率过冲 ⑵差分LVPECL输出 ⑼串联3线程序端 ⑶LVCOMS管输入控制 ⑽并联电压降程序端 ⑷基准频率产生的晶体振荡器 ⑾18 PLCC和32LQFP封装 ⑸交流LVCOMS管基准输入 ⑿28 引脚和32引脚Pb-free 封装 ⑹3.3V电压供应 ⒀环境温度范围0℃到+70℃ ⑺高集成PLL ⒁对于MC12439 引脚和功能的兼容性 2.芯片封装与引脚功能 2.1 MPC9239的芯片封装 MPC9239的芯片封装形式有四种,即28引脚的PLCC形式两种和32引脚的LQFP形式的两种。下面两个图既是两种引脚的封装图,图1为28引脚,图2为32引脚。 图1 MPC9239 28引脚封装PLCC形式 图2 MPC9239 32引脚封装PQFP形式 2.2.MPC9239的引脚功能 引脚功能见下表1 引脚 I/O 默认值 类型 功能 XTAL-IN、XTAL-OUT 模拟 内部晶体振荡器 Fref_ext 输入 0 LVCOMS 交流PLL基准输出 f-OUT,f-OUT 输出 LVPECL 差分时钟输出 TEST 输出 LVCOMS 检测和器件输出诊断 XALT-SEL 输入 1 LVCOMS PLL参考优先输入 PWR-DOWN 输入 0 LVCOMS 输入结构电力下降模式。坚持(不坚持)下降会减少(增加)输出频率通过16比率用4个独立的步骤。PWR-DOWN坚持(不坚持)基准时钟输入的同步 S-LOAD 输入 0 LVCOMS 串联控制端。输入控制锁存器的加载满足移位寄存器。当信号为高电平时,锁存器关闭。因此数据在高低转换时是不变的 P_LOAD 输入 1 LVCOMS 并联控制端。控制锁存器加载为了满足并联输入(M和N)。当信号为低电平时,锁存器失效。因此并联数据在P-LOAD高低转换时是不变的。P-LOAD是稳定灵敏的 S-DATA 输入 0 LVCOMS 串联结构数据输入 A-LOCK 输入 0 LVCOMS 串联结构时钟输入 M[0:6] 输入 1 LVCOMS PLL反馈分频器M的并联结构。M是P-LOAD高低变换时的采样 N[1:0] 输入 1 LVCOMS 后PLL的分频器N的并联结构。N是P-LOAD高低变换时的采样 OE 输入 1 LVCOMS 输出使能端。为了消除f-OUT上的小脉冲。使能端与输出是同步的。f-OUT=L,f-OUT=H GND 输入 Ground 负电源(GND) Vcc 供应 Vcc I/O口和代码的正电源。所有管脚需连到正确的电源上 Vcc-PLL 供应 Vcc PLL负电源(模拟电源) NC 不连接......
|