您现在的位置:网站首页答辩论文工学论文电子论文

基于FPGA的数字频率计

  • 简介: 原文 前 言在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测...
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
原文

前 言
在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。数字式频率计的测量原理有两类:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法即测周期法,如周期测频法。直接测频法适用于高频信号的频率测量,通常采用计数器、数据锁存器及控制电路实现,并通过改变计数器阀门的时间长短在达到不同的测量精度;间接测频法适用于低频信号的频率测量,本设计中使用的就是直接测频法,即用计数器在计算1S内输入信号周期的个数。
数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。随着现场可编程门阵列FPGA的广泛应用,以EDA工具作为开发手段,运用Verilog HDL等硬件描述语言语言,将使整个系统大大简化,提高了系统的整体性能和可靠性。
采用FPGA现场可编程门阵列为控制核心,通过硬件描述语言Verilog HDL编程,在MAX+PLUSII仿真平台上编译、仿真、调试 ,并下载到FPGA芯片上,通过严格的测试后,能够较准确地测量方波、正弦波、三角波、矩齿波等各种常用的信号的频率,而且还能对其他多种物理量进行测量。
第一章 FPGA及Verilog HDL
本章首先对设计所采用的可编程逻辑器件FPGA及Verilog HDL进行了简单的介绍,对设计有些基本的了解。
1.1 FPGA简介
FPGA是20世纪80年代中期出现的高密度可编程逻辑器件,它一般由布线资源分隔的可编程逻辑单元构成阵列,又由可编程I/O单元围绕阵列构成整个芯片,排列阵列的饿逻辑单元由布线通道中的可编程内连线连接起来实现一定的逻辑功能。一个FPGA包含丰富的具有快速系统速度的逻辑门、寄存器和I/O组成。
FPGA/CPLD芯片都是特殊的ASIC芯片,除了具有ASIC的特点外还有一下几个优点:随着超大规模集成电路VLSI工艺的不断提高,单一芯片内部可以容纳上百万个晶体管;FPGA/CPLD芯片出厂前100%都做过测试,......


  目录

第一章 FPGA及Verilog HDL
第二章 数字频率计的设计原理
第三章 数字频率计的设计
第四章 软件的测试


  参考资料

[1]赵曙光、郭万有、杨颁华编著可编程逻辑器件原理、开发与应用[M]西安电子科技大学出版社,2000。130~145
[2]陈赜,主编 朱如琪、罗杰、王建明,鲁放编著CPLD/FPGA与ASIC设计实践教程, 科学出版社出版,北京。232~268
[3]徐志军,大规模可编程逻辑器件及其应用[M].成都:电子科技大学出版。[4]李辉编著 PLD与数字系统设计[M].成都:电子科技大学出版。25~70 [5]杜建国编著 Verilog HDL硬件描述语言 国防工业出版社。98~120
[6]赵雅兴.FPGA原理、设计与应用[M].天津:天津大学出版社,1999。
[7]李景华,杜玉远.可编程逻辑器件与EDA技术[M].沈阳:东北大学出版 社,2002。158~168
[8]顾巨峰,周浩洋,朱建华基于可编程逻辑器件(Lattice)的多功能数字频率计[J]2002。66~79
[9]付家才,EDA原理与应用 化学工业出版社 2001。88~100
[10]Data book,2004 ALTERA.89~110
[11]刘宝琴,张芳兰. ALTERA可编程逻辑器件及其应用. 北京:清华大学出版社,1995 120~130
[12]赵立民. 可编程逻辑器件与数字系统. 北京:机械工业出版社,2004 100~150
[13]胡振华. VHDL与FPGA设计.北京:中国铁道出版社,2003 210~250
[14]金西.VHDL与复杂数字系统设计.西安:西安电子科技大学出版社,2003 160~180
[15]杨恒. FPGA/VHDL快速工程实践入门与提高.北京:北京航空航天大学出版社,2003 71~86


  简单介绍

在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更加重要。通过运用Verilog HDL语言,采用Top To Down的方法,实现8位数字频率计,并利用MAX+PLUSII集成开发环境进行编辑、综合、波形仿真,并下载到FPGA器件中,经实际电路测试,该系统性能可靠。

查看评论 已有0位网友发表了看法
  • 验证码: