一.前言 本课程为电子系统设计课程。通过该课程我们老师的讲授和指导,学习了VHDL语言,学会了使用MAX PLUS和Lattice ispEXPERT两种软件。一段时间之后,我们组成小组,我们组数选课题是数字频率计的设计。 第一部分为课题的初步考虑。通过查资料找线索,我们提出不同方案,并对各种方案进行比较讨论,选取了最好的方案而且对总框图进行构思和设计 第二部分为系统的详细设计。这一部分是最有挑战性的。为了实现各模块的功能而苦苦奋战。经过无数次修改而成功。初步尝到成功的喜悦。增强了进一步设计的信心。 第三部分为系统完成下载阶段。这阶段也遇到困难。不过解决起来容易多了。对各种问题有了经验。测试,下载,连线。终于设计初步完成了。此时我们无比兴奋。看到自己的成果。成就感不言而喻。 第四部分为提高阶段。在这阶段我们实现了高位灭零功能。提高了计数的准确度。使系统更加完美。 在整个系统的设计过程中得到指导老师刘维恒刘老师的大力指导和帮助。受益颇多,衷心感谢。 本组组长:李大磊 副组长: 赵胜宁 组员: 刘大伟 田景亮 2004-12-24 二:数字频率计的总体设计 2.1 方案的初步考虑: 频率既是一种计算单位时间内的信号变化的数值的仪器。 对我们这个课题的具体要求是: (1):对输入的TTL电平进行测量,测量的范围是1~9999。 用四个LCD显示译码器分别表示个位,十位,百位,千位。 (2):要求要有相当的精确度,不能产生太大误差; 完成测量的同时,要平稳的显示出来,不能产生抖动或不稳定的情况。 (3):完成了基本的要求之后,可以试着完成高位灭零功能。 即是说在被测数值没达到某一位时,这一位的显示应该是无而不是零。以之区别是测量值太低或者是超出了测量范围。 ...... |
查看评论
已有0位网友发表了看法