您现在的位置:网站首页答辩论文工学论文电子工程(报告)

[电子线路实验] 多功能数字电子时钟

  • 简介:一.设计内容简介: 运用所学集成电路的工作原理和使用方法,学会在单元电路的基础上进行小型数字系统设计。要求设计一个数字计时器,可完成0分00秒~9分59秒的计时功能,并在控制电路的作用下具有开机清零,快速校分,整点报时功能。设计采用中小规模集成...
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
目录 一.设计内容简介
二.设计要求
三.设计原理
四. 试验中遇到的问题及解决方法
五. 实验收获与体会
六. 参考文献
参考资料 参考文献: <<数字逻辑电路>> 主编 蔣立平 兵器工业出版社
<<数字电路与逻辑设计>> 主编 胡锦 高教出版社
简单介绍 摘要:
数字电路是各个学科的基础,数字电路实验是学习数字电路的一个重要环节,它不仅能巩固理论知识的学习,而其能提高实验动手能力,增强设计和调试电路的能力.在实验过程中运用的电子设计自动化(EDA—Electronic Design Automation)是现代电子工程领域的一门新技术,它提供利用计算机对电路系统进行的设计方法,不仅使得设计过程更加方便、快捷,而且大大减少了实验设备的投入。掌握EDA技术是通信电子类高校学生就业的一个基本条件。
关键字: 电子设计自动化 多功能数字电子时钟
一.设计内容简介:
运用所学集成电路的工作原理和使用方法,学会在单元电路的基础上进行小型数字系统设计。要求设计一个数字计时器,可完成0分00秒~9分59秒的计时功能,并在控制电路的作用下具有开机清零,快速校分,整点报时功能。设计采用中小规模集成电路实现,主要培养分析问题解决问题的能力,提高设计电路,调试电路的实验技能。
二.设计要求:
1.设计一个脉冲发生电路,为计时器提供秒脉冲,为报时电路提供驱动蜂鸣器的脉冲信号。
2.设计计时电路,完成0分00秒~9分59秒的计时功能。
3.设计报时电路,使数字计时器从9分53秒开始报时,每隔一秒发一声,共发三声低音,一声高音;即9分53秒,9分55秒,9分57秒发低音(频率为1KHz),9分59秒发高音(频率为2KHz)。
4.设计校分电路,在任何时候,拨动校分开关,可进行快速校分。
5.设计清零电路,具有开机自动清零功能,并且在任何时候,按动清零开关,可以进行计时器清零。
6.系统级联调试,将以上电路进行级联完成计时器的所有功能。
7.可增数字计时器附加功能,例如数字计时器定时功能,电路起停功能,电路采用动态显示等。
......
查看评论 已有0位网友发表了看法
  • 验证码: