您现在的位置:网站首页答辩论文工学论文电子工程(报告)

[数字电路] 数字钟课程设计

  • 简介:由所学的数字电子知识以及查阅有关资料设计并制作出一台数字电子钟。 1>.振荡器由555定时器构成。在555定时器的外部接适当的电阻和电容元件构成多谐振荡器,再选择元件参数使其发出标准秒信号。 2>.计数器由74LS90集成记数构成。根据74LS90的...
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
目录
一、课程名称:数字电子钟的设计。
二、内容:设计并制作一台数字电子钟,完成设计说明书。
三、设计内容及要求:
设计内容:要求由所学的数字电子知识以及查阅有关资料设计并制作出一台数字电子钟。而且要完成电路的装配和调试。设计基本框图.
四、比较和选写设计的系统方案,画出系统框图
五、单元电路的设计、参数的计算和器件的选择
六、画出完整的电路图并说明电路的工作原理
七、电路的组装和调试。
八、电路设计的一些总结
九、整个电路装配所需元器件
十、参考文献
十一、收获和体会
参考资料 康华光 . 《数字电子技术基础》.北京 :高等教育出版社,2000
徐礼超,王海涛.《555定时器构成的多谐振荡电路在汽车上的应用》.《公路与汽运》2001年4月 第2期
赵淑范 于秀霞 张玲霞.《数字电子钟的设计》.《长春大学学报》1999年4月第2期第9卷
郭淑珍,吕秋芬,李志华,李秀玲.《555定时器应用中的问题探讨》.《河北师范大学学报》2002年3月第2期第26卷
林丽芬.《数字秒表的设计与实现》.《福建电脑》2002年第5期
简单介绍 本课程设计是根据数字电路的要求而做的,有着全面的电路图和详细的设计步骤,可以供广大的本科生做课程设计时参考。
由所学的数字电子知识以及查阅有关资料设计并制作出一台数字电子钟。
1>.振荡器由555定时器构成。在555定时器的外部接适当的电阻和电容元件构成多谐振荡器,再选择元件参数使其发出标准秒信号。
2>.计数器由74LS90集成记数构成。根据74LS90的功能表可以知道它是一个集成的二—五—十进制计数器。对于分记数因为显示范围是0——9所以一块芯片就可以构成。对于秒记数因为显示范围是0——59所以可以用两块并联构成100进制计数器后再强制清零即可。再外设一定的控制电路。
3>.译码显示电路由74LS49作为译码驱动器和工阴极七段数码显示管构成。中间设置一定的限流电阻即可。
555定时器的功能主要由上、下两个比较器C1、C2的工作状况决定。比较器的参考电压由分压器提供,在电源与地端之间加上VCC电压,且控制端VM悬空,则上比较器C1的反相端“-”加上的参考电压为2/3VCC,下比较器C2的同相端“ ”加上的参考电压为1/3VCC。若触发端 S的输入电压V2≤1/3VCC,下比较器C2输出为“1”电平,SR触发器的S输入端接受“1”信号,可使触发器输出端Q为“1”,从而使整个555电路输出为“1”;若阈值端R的输入电压V6≥2/3VCC,上比较器C1输出为“1”电平,SR触发器的R输入端接受“1”信号,可使触发器输出端Q为“0”,从而使整个555电路输出为“0”。控制电压端VM外加电压可改变两个比较器的参考电压,不用时,通常将它通过电容(0.01μF左右)接地。放电管T1的输出端Q′为集电极开路输出,其集电极最大电流可达50mA,因此,具有较大的带灌电流负载能力。若复位端 RD加低电平或接地,可使电路强制复位,不管555电路原处于什么状态,均可使它的输出Q为“0”电平。只要在555定时器电路外部配上两个电阻及两个电容元件,并将某些引脚相连,就可方便地构成多谐振荡器。其功能表如下
......
查看评论 已有0位网友发表了看法
  • 验证码: