文件大小:335.00KB 适用专业:EDA 适用年级:大学 论文编号:192017 论文简介: 课程设计 基于EDA的电子时钟设计 共22页,5499字。 目 录 摘 要 2 1 电子时钟的综合概述 2 1.1 电子时钟简介 3 1.2 电子时钟的基本特点 3 1.3 电子时钟的设计思想 3 2 电子时钟的设计要求和结构 3 3 电子时钟的模块设计 4 3.1 秒计时器 4 3.2 分计时器 5 3.3 时计时器 7 3.4 星期计时器 8 3.5 报时模块 8 3.6 分频模块 9 3.7 译码模块 10 4 电子时钟的系统设计 13 3.6 模块设计 13 3.7 顶层程序设计 14 5 电子时钟仿真调试过程 16 5.1秒计时器 16 5.2时计时器 17 5.3报时模块 17 5.4系统总调试 18 总结 20 致谢 21 参考文献 22 摘 要 EDA技术在硬件实现方面融合了大规模集成电路制造技术,IC版图设计技术、ASIC测试与封装技术、FPGA /CPLD编程下载技术、自动检测技术等。EDA技术为现代电子理论和设计的表达与实现提供了可能性。EDA技术已不是某一学科的分支,或某种新的技能技术,应该是一门综合性学科。它融合多学科于一体,打破了软件和硬件间的壁垒,是计算机的软件技术与硬件实现、设计效率和产品性能合二为一,它代表了电子设计技术合应用激活速 的发展方向。 电子时钟一般由振荡器,分频器,译码器,显示器等部分组成。电子时钟的应用非常广泛,应用于人家庭或车站、剧场、办公室等公共场所,给人们的生活,学习,工作,娱乐带来极大的便利, 尽管目前市场上以有现成电子时钟集成电路芯片,价格便宜这些都是数字电路中最基本的应用最广的电路。数字电子钟的基本逻辑功能 是一个将“时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时装置的周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能。
关键字:EDA;VHDL语言;电子时钟
论文文件预览: 共1文件夹,1个文件,文件总大小:335.00KB,压缩后大小:231.10KB
- 课程设计-基于EDA的电子时钟设计
- 基于EDA的电子时钟设计.doc [335.00KB]
|