您现在的位置:网站首页答辩论文工学论文电子论文

毕业论文 2.5G_Hz_PLL_锁定检测电路分析实现

  • 简介:电子信息科学与技术毕业论文 2.5G_Hz_PLL_锁定检测电路分析实现,共49页,17043字。,摘要,在集成电路设计中,需要使芯片上内部时钟和外部时钟同步,希望在外部时钟输入的高频率下使用芯片的内部时钟。基于以上两点,锁相环常常用于产
    类型:Word    页数:49    字数:17043   
    资料包括:论文   
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
文件大小:7.92MB
适用专业:电子
适用年级:大学
论文编号:110578

论文简介:
  电子信息科学与技术毕业论文 2.5G_Hz_PLL_锁定检测电路分析实现,共49页,17043字。
   摘要
   在集成电路设计中,需要使芯片上内部时钟和外部时钟同步,希望在外部时钟输入的高频率下使用芯片的内部时钟。基于以上两点,锁相环常常用于产生芯片上的内时钟。但是随着处理器频率的提高,传统的数字锁相环已经不能满足要求。在本文中,我们将展现一个新的锁相环锁定检测方法。锁定检测的功能是检测锁相环是否达到锁定。2.5G Hz PLL 锁定检测电路分析实现,就是要完成锁定检测电路的正向总体设计方案,锁定检测电路的反向提取,再在反向提取电路的基础上在SMIC0.18 um 工艺下进行重新设计,并完成HSPICE下的晶体管级仿真。2.5G Hz PLL 锁定检测电路分析实现的难点与重点是反向电路的提取和SMIC0.18 工艺下的重新设计。
   本文所讨论的锁相环能够锁定更高频率的时钟。该锁定检测电路采用比较成熟的SMIC0.18 um工艺。锁相环的压控震荡器的输出频率可以高达2.5GHZ。另外,该锁相环能够锁定高达到2.5GHZ 的输出频率。我们采用模拟电路来代替以往的数字的锁定检测电路。在SMIC0.18 um工艺下,采用本文所讨论的锁定检测电路而设计的锁相环相对其他的锁相环而言,具有更大的优越性。
   关键词:锁相环 锁定检测 SMIC0.18um工艺 集成电路
  
   目录
   摘要 I
   ABSTRACT II
   1引言 1
   2 2.5G HZ PLL锁定检测电路工作原理分析 2
   2.1 锁相环结构简介 2
   2.2 锁相环的作用简介 2
   2.3 锁定检测 3
   3 2.5G HZ PLL锁定检测电路总体设计方案 5
   3.1 概述 5
   3.2 设计目标 6
   3.3 顶层设计方案 7
   3.4 验证与测试 11
   4 2.5G HZ PLL锁定检测电路反向提取分析 12
   4.1 锁定检测电路外部引脚 12
   4.2 锁定检测电路内部结构 13
   4.3 锁定检测电路的实现 15
   4.4 反向提取的锁定检测电路图 16
   5 2.5GHZ PLL锁定检测电路SMIC0.18工艺下重新设计 17
   5.1 反相器设计 17
   5.2 D触发器设计 18
   5.3 计数器设计 18
   5.4 十八输入或非门设计 19
   5.5 与非门设计 20
   5.6 时钟设计 21
   5.7 锁定检测电路设计小结 21
   6 2.5G HZ PLL 锁定检测电路HSPICE 下晶体管级仿真 22
   6.1 触发器模块仿真测试 22
   6.2 异或门仿真测试 23
   6.3 十八输入或非门仿真测试 24
   6.4 与非门仿真测试 25
   6.5 锁定检测电路整体仿真测试 26
   7 2.5G HZ PLL 锁定检测电路VERILOGHDL 语言描述 30
   7.1 基本模块的描述 30
   7.2 锁定检测电路的整体描述 32
   8 结论 33
   致 谢 84
   参考文献 84
   附录:锁定检测电路的VERILOG硬件语言描述 84


论文文件预览:
共1文件夹,1个文件,文件总大小:7.92MB,压缩后大小:623.22KB

  • 毕业论文-2.5G_Hz_PLL_锁定检测电路分析实现
  • doc电子信息科学与技术毕业论文——2.5G_Hz_PLL_锁定检测电路分析实现.doc  [7.92MB]

查看评论 已有0位网友发表了看法
  • 验证码:
点击这里和网站客服QQ联系
  论文代写:
论文代写、论文发表