您现在的位置:网站首页答辩论文工学论文电子论文

毕业设计 基于FPGA\MCS51单片机等精度频率计的设计

  • 简介:毕业设计 基于FPGA\MCS51单片机等精度频率计的设计 共54页,16770字,摘要, 测量以频率为参数的被测信号,通常采用的是测频法或测周法。但是,当频率变化较大,如范围为100Hz~100KHz时,测频法和测周法就存在着很大的局限性,难以实现宽频带、高精...
    类型:word    页数:54    字数:16770   
    资料包括:论文   
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
文件大小:721.00KB
适用专业:电子信息工程
适用年级:大学
论文编号:42062

论文简介:
  毕业设计 基于FPGA\MCS51单片机等精度频率计的设计 共54页,16770字
   摘 要
   测量以频率为参数的被测信号,通常采用的是测频法或测周法。但是,当频率变化较大,如范围为100Hz~100KHz时,测频法和测周法就存在着很大的局限性,难以实现宽频带、高精度的测量。所以,当要求有一种测频方法能对频率变化范围较大的信号进行高精度的测量时,就必须采用等精度的测频技术。
   等精度频率计是一种能够高精度地测量被测信号频率的数字测量仪器。它被广泛应用于航天、航空、电子、测控、自动化测量等领域。本论文利用等精度频率测量的原理,达到设计等精度频率计的目的。由于Altera公司生产的复杂可编程逻辑(CPLD)EPM7128具有定时精确及速度快等特点;同时,因为涉及到的倒数运算(频率与周期互为倒数关系),在单片机AT89C51上运算会非常简单方便。所以,硬件方面主要由以上两部分组成。软件方面,用VHDL语言编程在MAX+PLUSII中完成CPLD的软件设计、编译、调试、仿真以及下载;其中,单片机AT89C51是系统的主控部件。
   系统中,采用十进制数字显示,实现测量正弦信号,方波信号,尖脉冲信号的频率、周期等的基本功能, CPLD与单片机相互结合、取长补短,以达到最佳的效果。
   关键词:等精度频率计 CPLD/FPGA VHDL 显示电路
  
   目录
   前言.................................................................1
   1可编程逻辑器件(FPGA)简介………………………………………………………2
   1.1可编程逻辑器件的基本结构…………………………………………………3
   1.2 硬件介绍………………………………………………………………………5
   1.2.189C51介绍…………………………………………………………………5
   1.2.2描述语言—VHDL…………………………………………………………7
   2.等精度测频原理 …………………………………………………………………..9
   2.1等精度测频的方法……………………………………………………………….9
   2.2等精度频率计指标………………………………………………………………9
   2.3设计流程图……………………………………………………………………….9
   3 FPGA部分的设计……………………………………………………………………..11
   3.1总体的设计……………………………………………………………………….11
   3.2 测频芯片图………………………………………………………………………11
   3.3硬件设计……………………………………………………………………………13
   4功能模块设计……………………………………………………………………………14
   4.1 D触发器模块………………………………………………………………………14
   4.2 待测频率计数器模块……………………………………………………………14
   4.3 标准频率计数器模块…………………………………………………………..15
   4.4 测脉宽和占空比模块…………………………………………………………..15
   4.5 64-8多路选择器模块…………………………………………………………….16
   4.6 顶层模块…………………………………………………………………………17
   5 系统的功能仿真及分析…………………………………………………………….19
   5.1 D触发器模块仿真及分析…………………………………………………………19
   5.2待测频率计数器模块仿真及分析……………………………………………….23
   5.3 标准频率计数器模块仿真及分析……………………………………………….24
   5.4 测脉宽和占空比模块仿真及分析……………………………………………….24
   5.5 64-8多路选择器模块仿真及分析………………………………………………25
   5.6 顶层模块仿真及分析……………………………………………………………26
   6 下载配置设计………………………………………………………………………..28
   6.1 建立用户约束文件(UCF)…………………………………………………….28
   6.2引脚约束………………………………………………………………………..30
   7 下载………………………………………………………………………………….30
   7.1 选择FPGA下载时钟…………………………………………………………….31
   7.2 生成FPGA配置文件(BIT文件)……………………………………………….31
   7.3 配置器件………………………………………………………………………..31
   8 社会效益……………………………………………………………………………36
   结束语…………………………………………………………………………………..36
   参考文献………………………………………………………………………………….37
   谢词……………………………………………………………………………………….41


论文文件预览:
共1文件夹,1个文件,文件总大小:721.00KB,压缩后大小:341.81KB

  • 毕业设计-基于FPGA\MCS51单片机等精度频率计的设计
  • doc胡仲权的毕业设计.doc  [721.00KB]

查看评论 已有0位网友发表了看法
  • 验证码: