[页数] 6 [字数] 1746 [目录] 一、方案的选择与论证 二、系统设计与理论分析 三、各模块实现原理 四、软件设计 五、系统测试 [原文] 一、方案的选择与论证 1.方案论证与比较 方案一:数字锁相环式频率合成技术,利用锁相环将VCO(压控振荡器)的输出频率锁定在所需频率上,可以很好的选择所需要频率信号,抑制杂散分量,可以采用集成芯片。但在这种锁相倍频电路中,要减小频率间隔,就必须减小输入频率?i,导致频率转换时间增加。而减小输出间隔和减小频率转换时间是矛盾的,而且输出频率在很大范围内变化时,N(分频比)也要随之变化,环路增益也将大幅度变化,从而使环路的动态特性急剧变化。 方案二:采用基于直接数字频率合成的专用芯片AD9852。该方案具有频谱纯度高、集成度高等特点。由于AD9852自带有48位相位累加的数控震荡器,会产生底相燥、高稳定的频率输出波形。但它只直接提供了实现多种数字调制功能,控制方式过于简单,且价格较贵。控制电路比较复杂。 方案三:基于FPGA的片上可编程系统。该方案以高速的FPGA为数字平台,基于直接数字频率合成和数字调制技术原理,虽然专用DDS芯片的功能也比较多,但控制方式确实固定的,因此不一定是我们所需要的。利用FPGA则可以根据需要方便地实现比较复杂的功能,并能简化控制及接口,有利于提高精度、可靠性和灵活性,这也是现代电子技术发展的.......... [摘要] 本系统以ALTEAR公司的ACEX系列FPGA为数字平台,将微处理器、总线、外设、数字频率合成器、存储器和I/O接口等部件集中在一片FPGA上。利用直接数字频率合成(DDFS)技术、数字调制技术产生所需要的波形。本设计充分利用了片上资源,提高了系统的稳定性和抗干扰性能。 [原文截取] 基于FPGA的多功能信号发生器 【摘要】本系统以ALTEAR公司的ACEX系列FPGA为数字平台,将微处理器、总线、外设、数字频率合成器、存储器和I/O接口等部件集中在一片FPGA上。利用直接数字频率合成(DDFS)技术、数字调制技术产生所需要的波形。本设计充分利用了片上资源,提高了系统的稳定性和抗干扰性能。 【关键词】 FPGA、数字频率合成器、DDFS 一、方案的选择与论证 1.方案论证与比较 方案一:数字锁相环式频率合成技术,利用锁相环将VCO(压控振荡器)的输出频率锁定在所需频率上,可以很好的选择所需要频率信号,抑制杂散分量,可以采用集成芯片。但在这种锁相倍频电路中,要减小频率间隔,就必须减小输入频率?i,导致频率转换时间增加。而减小输出间隔和减小频率转换时间是矛盾的,而且输出频率在很大范围内变化时,N(分频比)也要随之变化,环路增益也将大幅度变化,从而使环路的动态特性急剧变化。 方案二:采用基于直接数字频率合成的专用芯片AD9852。该方案具有频谱纯度高、集成度高等特点。由于AD9852自带有48位相位累加的数控震荡器,会产生底相燥、高稳定的频率输出波形。但它只直接提供了实现..... |
基于FPGA的多功能信号发生器
查看评论
已有0位网友发表了看法