您现在的位置:网站首页答辩论文计算机毕业设计计算机论文

Quartus®II简介

  • 简介:  Quartus®II简介
    类型:pdf   
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
  Quartus®II简介
   目录
   目录
   IV QUARTUS II 简介ALTERA 公司
   在Project Navigator 中分配设计分区.................................................... 57
   使用Design 使用 Partitions 窗口分配设计分区...................................... 58
   导入分配......................................................................... 59
   验证引脚分配............................................................ 60
   第4 章: 综合................................................................. 61
   简介....................................................................... 62
   使用Quartus II Verilog HDL & VHDL Integrated Synthesis ................... 63
   使用其它EDA 综合工具.................................................. 66
   控制Analysis & Synthesis ............................................. 68
   使用Complier 指令和属性............................................ 68
   使用Quartus II 逻辑选项................................................ 69
   使用Quartus II 综合网表优化选项................................................ 71
   使用Design Assistant 检查设计可靠性...................................... 71
   使用RTL Viewer 分析综合结果................................................... 73
   采用Technology Map Viewer 分析综合结果....................................... 77
   进行渐进式综合.................................................................. 78
   第5 章: 布局布线...................................................... 81
   简介.................................................................... 82
   进行完整的渐进式编译....................................................... 83
   分析适配结果.............................................................. 84
   使用Messages 窗口查看适配结果.......................................................... 84
   使用Report 窗口或Report 文件查看适配结果...................................... 86
   使用Timing Closure Floorplan 分析结果............................................... 87
   使用Design Assistant 检查设计的可靠性................................................ 89
   优化适配......................................................................... 89
   使用位置分配................................................................ 90
   设置用于控制布局布线的选项............................................................... 90
   设置Fitter 选项........................................................................ 90
   设置物理综合优化选项.............................................................. 91
   设置影响布局布线的个别逻辑选项............................................ 91
   使用Resource Optimization Advisor ............................................... 92
   使用Design Space Explorer ................................................................... 94
   通过反标保留分配................................................................. 98
   第6 章: 基于模块的设计................................................... 101
   简介......................................................................... 102
   Quartus II 基于模块的设计流程....................................................... 102
   使用LogicLock 区域.................................................................... 103
   在自上而下渐进式编译流程中使用LogicLock 区域....................................... 107
   保存自下而上LogicLock 流程的中间综合结果108
   反标LogicLock 区域分配........................................... 109
   导出与导入LogicLock 分配........................................... 109
   LogicLock 与EDA 工具结合使用.................................... 111
   目录
   ALTERA 公司QUARTUS II 简介V
   第7 章: 仿真.................................................................... 113
   简介........................................................................ 114
   使用EDA 工具进行设计仿真..................................................... 115
   进行EDA 仿真工具设置...................................................... 116
   生成仿真输出文件................................................................ 117
   EDA 仿真流程........................................................................ 118
   功能仿真流程.......................................................................... 118
   NativeLink 仿真流程................................................................ 118
   手动时序仿真流程................................................................... 119
   仿真库................................................................. 119
   使用Quartus II Simulator 进行仿真设计......................................... 121
   建立波形文件................................. 123
   使用 Simulator Tool......................................................... 124
   第8 章: 时序分析...................................................................... 125
   简介...................................................................... 126
   在Quartus II 软件中进行时序分析............................................. 127
   指定时序要求........................................................ 127
   进行工程全局范围的时序设置................................................. 129
   进行个别时序分配.................................................................. 130
   进行时序分析..................................................... 131
   进行早期时序估算............................................................. 133
   查看时序分析结果........................................................ 135
   使用报告窗口....................................................... 135
   进行分配与查看延时路径................................. 136
   使用Technology Map Viewer............................................. 138
   使用EDA 工具进行时序分析............................................ 139
   使用PrimeTime 软件................................................ 141
   使用Tau 软件........................................................... 141
   第9 章: 时序逼近................................................................... 143
   简介............................................................................ 144
   使用Timing Closure Floorplan .................................................. 144
   查看分配与布线............................................................... 145
   进行分配......................................................................... 146
   使用Timing Optimization Advisor ..................................................... 147
   使用网表优化实现时序逼.............................. 148
   使用LogicLock 区域达到时序逼近............................................. 150
   软LogicLock 区域.......................................................... 151
   基于路径的分配..................................................... 151
   使用Design Space Explorer 达到时序逼近.................................. 153
   使用渐进式编译达到时序逼近....................................... 153
   第10 章: 功耗分析.......................................................... 155
   简介................................................................. 156
   使用PowerPlay Power Analyzer 分析功耗....................... 156
   目录
   VI QUARTUS II 简介ALTERA 公司
   指定Power Analyzer 选项............................................... 158
   使用PowerPlay Early Power Estimator................................. 160
   第11 章: 编程和配置......................................................... 163
   简介..................................................................... 164
   使用Programmer 对一个或多个器件编程........................ 167
   建立辅助编程文件.................................................... 168
   建立其它编程文件格式....................................... 169
   转换编程文件...............................................171
   使用Quartus II 软件通过远程JTAG 服务器进行编程........................... 174
   第12 章: 调试...................................................... 175
   简介............................................................ 176
   使用 SignalTap II Logic Analyzer........................................................................ 177
   设置和运行 SignalTap II Logic Analyzer ................................................ 177
   渐进式编译使用SignalTap II Logic Analyzer ..........................................181
   分析 SignalTap II 数据..................................................... 182
   使用SignalProbe ............................................................. 184
   使用In-System Memory Content Editor ...................................... 187
   使用RTL Viewer 和Technology Map Viewer.................................. 189
   使用Chip Editor ............................................... 190
   191
   简介................................................................. 192
   使用Chip Editor 识别延时与关键路径................................. 193
   在Chip Editor 中编辑基元............................................. 194
   使用Resource Property Editor 修改资源属性......................... 194
   使用Change Manager 查看和管理更改............................... 196
   验证ECO 更改的效果................................................... 198
   第14 章: 形式验证................................................... 199
   简介.............................................................. 200
   使用EDA 形式验证工具......................................... 201
   指定其他设置...................................................... 203
   第15 章: 系统级设计.................................................... 205
   简介....................................................... 206
   使用SOPC Builder 建立SOPC 设计.............................. 208
   建立系统........................................................ 208
   生成系统......................................................... 209
   使用DSP Builder 建立DSP 设计.............................................. 210
查看评论 已有0位网友发表了看法
  • 验证码: