您现在的位置:网站首页答辩论文工学论文电子论文

毕业论文 基于SOC的HDB3编译码和帧同步电路

  • 简介:毕业论文 基于SOC的HDB3编译码和帧同步电路,本课题来源于横向项目“通信原理实验装置”。“通信原理实验装置”是通信工程和相关专业的本科生学习“通信原理”课程时的实验装置。本课题的基础是前期已经进行了该实验装置中HDB3编、译码和帧同步两部分电路传...
    类型:nh   
    资料包括:论文   
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
文件大小:3.46MB
适用专业:通信与信息
适用年级:大学
论文编号:10029

论文简介:
毕业论文 基于SOC的HDB3编译码和帧同步电路
本课题来源于横向项目“通信原理实验装置”。“通信原理实验装置”是通信工程和相关专业的本科生学习“通信原理”课程时的实验装置。本课题的基础是前期已经进行了该实验装置中HDB3编、译码和帧同步两部分电路传统方式的硬件设计实现。本课题的目的是将实验装置中各部分实验电路分别以硬件描述语言VHDL软模块方式实现后,集中到一个可编程逻辑电路(PLD)中。本文涉及HDB编、译码和帧同步这两部分电路的VHDL实现。
传统电路设计方法一般采用“从底向上”(BOTI,OM一UP)的设计,要求对底层电路芯片十分熟悉,而且设计方法相对复杂,工作量大,可移植性差。随着片上系统(SOC)设计技术的迅猛发展,基于可编程逻辑器件(FPGA)的SOC设计门槛己经大大降低。采用知识产权电路核(IPCore)将会提高SOC的开发效率,并逐渐成为主流方法。而功能模块化的系统芯片具有易于增加新功能和缩短上市时间的显著特点。基于上述技术的变化,本课题拟对原设计的实验电路部分实现升级,以便随时根据教学内容的变化对实验内容加以更新和换代。升级的主要方法是将各实验电路模块分别做成相应的VHDL设计模块,将其集中到一个可编程逻辑电路中,使实验装置中的实验电路部分实现单片化设计,同时为进一步形成功能电路的IPCore设计打下基础。
本课题具体目标有两个。第一是用硬件描述语言VHDL来实现HDB3编、译码功能电路。本文从HDB3编码、译码的原理出发,首先将其用逻辑关系表达出来,然后用VHDL语言来加以描述。在此基础上,用EDA工具MAXPLUSn进行编译、综合和仿真。结果表明,所设计的代码完全可以实现HDB3码的编、译码功能,并为进一步形成可复用的HDB3编译码电路的伊Core打下基础。
课题的另一个目标是用EDA工具实现帧同步电路。本部分利用MAXPLUSn提供的多层次设计功能,将帧同步电路分为识别器、分频器、前方保护、后方保护和触发器五个模块。先用VHDL语言从功能出发对各个模块进行描述,在实现了各部分的编译、综合和仿真后,再将各个模块用原理图的方式组合起来,构成顶层电路,最后进行顶层电路的系统仿真,从而完成帧同步电路的设计。结果证郑州大学硕士研究生论文
明本设计完全可以实现帧同步电路的功能,且整个设计过程也体现了利用EDA工具实现自顶到底(TOP一DOWN)设计的有效性。
关键词:通信原理片上系统HDB3编译码帧同步


论文文件预览:
共1文件夹,1个文件,文件总大小:3.46MB,压缩后大小:3.21MB

  • 毕业论文-基于SOC的HDB3编译码和帧同步电路
  • nh基于SOC的HDB3编译码和帧同步电路.nh  [3.46MB]

查看评论 已有0位网友发表了看法
  • 验证码: