您现在的位置:网站首页答辩论文工学论文电子工程(报告)

[电子技术] 基于cpld的电子钟设计

  • 简介:一.总体分析设计 数字钟主要用来显示时间(时,分,秒)。设计要求精度为1秒。简化后用秒来代替分,显示的时间范围在00时00分到23时59分之间。除计时之外,还应有较时和较分的功能,在本设计中可以用按键来实现。 ... 一.TOP-DOWN模块设计 数字...
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
目录 1:计时模块
2:较时模块
3:显示模块
一.总体分析设计
数字钟主要用来显示时间(时,分,秒)。设计要求精度为1秒。简化后用秒来代替分,显示的时间范围在00时00分到23时59分之间。除计时之外,还应有较时和较分的功能,在本设计中可以用按键来实现。
...
一.TOP-DOWN模块设计
数字钟的总体电路图如下:
...
其中jiaoshigg为较时电路模块t24和t60分别和为模24和模60进制记数器;mulx为显示部分电路模块。该电子钟有6输入信号和8个输出信号,具体功能如下:
输入信号:cck:较时控制(高有效);
hc:较小时脉冲输入端;
mc:较分钟脉冲输入端;
clk:时钟输入端;
clr:清0信号输入端(低有效);
en:使能信号输入端(高有效);
输出信号:a~g:数码管显示输出端;
seg[1..0]:扫描信号输出端;

1:计时模块
本设计利用计数器通过对时钟的计数达到记数的目的,简化后包括一个模60计数器和一个模24计数器,利用ahdl语言编程。(程序分别见本文后附录1和2)
波形编辑图形分别如下:
...
2:较时模块
较时模块直接用电路图来实现,其gdf图如图5所示:
......
查看评论 已有0位网友发表了看法
  • 验证码: