实验一 3-8译码器和模13BCD码计数器 一、实验目的: 1、练习使用MAX PLUSⅡ软件进行行设计输入、设计仿真; 2、掌握基本组合逻辑电路和基本时序电路的实现方法。 二、实验原理: 1、3-8译码器是常用的组合逻辑电路,其功能是对输入码(3位码)进行译码,其真值表见表1-1; 2、模13 BCD 码计数器是基本时序电路,其功能是对输入脉冲进行计数,其真值表见表1-2。 表1-1 3-8译码器真值表 输入输出 CBA 00001111111 00110111111 01011011111 01111101111 10011110111 10111111011 11011111101 11111111110 表1-2 模13BCD码计数器真值表 输入输出 CLKCLRQ1DQ1CQ1BQ1AQ0DQ0CQ0BQ0A ×100000000 ↑000000001 ↑000000010 ↑000000011 ↑000000100 ↑000000101 ↑000000110 ↑000000111 ↑000001000 ↑000001 ... ... |
查看评论
已有0位网友发表了看法