引言: 这是有个简单的逻辑电路设计,它是由中小型集成电路构成数字钟的设计。数字钟是采用数字电路实现对时分秒数字显示的计时装置。由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,稳定度远远超过了我们以前所用的老式机械表。在数字显示方面目前已有集成的计数,译码电路,它可以直接驱动数码显示器。由于这些电路装置十分简单,个体小巧,安装使用也十分方便。所以它是我们这些初学者的首选之材。 一:数字钟电路原理: 我们的这个数字钟是一个简单的时序组合逻辑电路,它主要是用来完成时分秒的计数功能。一般来说,一个数字钟要有振荡器来产生脉冲,分频器来完成标准秒脉冲的生成,计数器的计数功能,译码器的译码和显示器的显示功能,当然,一个手表也少不了调时间的功能。这是一个数字钟必须有的功能,所以,其逻辑原理可以从六个部分来说明,原理图如下: ...... 数字钟的电路原理图就如上图所示,它是一个有机的整体,在数字钟电路中,各个电路元件,不分它是逻辑电路元件还是时序逻辑电路元件,以及是开关、电阻、还是电容等.它们都是隶属数字钟这个系统的,在电源的作用下,555多谐振荡器产生高频脉冲,这个脉冲一般来说频率都是很高的,并不能为我们所用,所以,我们就要用多级分频器来逐次降低高频脉冲的频率;在多级分频器的降频作用下,高频脉冲的频率逐次降低到我们可以使用的频率,即100HZ,10HZ,和标准1HZ秒脉冲;计数器是一个专门用来计数的时序逻辑电路元件,它在秒脉冲的驱动下,持续接收秒脉冲,并且按照一定的规律发生反转,连续记录脉冲的个数;显示器是一个特殊的电路元件,显示器只能接收命令,执行命令,出来显示数据并没有操作功能,所以,就需要一种可以翻译计数器信号的电路元件,这一种电路元件就是译码器,在译码器和显示器的共同作用下,显示计数器的信号; ...... |
查看评论
已有0位网友发表了看法