您现在的位置:网站首页答辩论文论文专题

SOPC_EDA实验讲义

  • 简介:SOPC_EDA 实验讲义_GW48-PK212/6/2006 目 录 第一章 VHDL文本输入设计方法 1.1 编辑输入并存盘 VHDL原文件 1.2 将当前设计设定为工程 1.3 选择 VHDL文本编译版本号和排错 1.4 时序仿真 1.5 硬件测试 1.6 部分实验 第......
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
SOPC_EDA 实验讲义_GW48-PK212/6/2006
目 录
第一章 VHDL文本输入设计方法
1.1 编辑输入并存盘 VHDL原文件 1.2 将当前设计设定为工程
1.3 选择 VHDL文本编译版本号和排错 1.4 时序仿真
1.5 硬件测试 1.6 部分实验
第二章 全国大学生电子设计竞赛赛题练习
2.1 等精度频率计设计 2.2 数字移相正弦信号发生器设计
2.3 测相仪设计 2.4 逻辑分析相仪设计
2.5 存储示波器设计
第三章 Quartus II 设计正弦信号发生器
3.1 顶层 VHDL文件设计
3.1.1 创建工程和编辑设计文件 3.1.2 创建工程
3.1.3 编译前设置 3.1.4 编译及了解编译结果
3.2 正弦信号数据 ROM 定制
3.2.1 设计 ROM 初始化数据文件 3.2.2 定制 ROM 元件(DATAROM.VHD)
3.2.3 仿真 3.2.4 引脚锁定、下载和硬件测试 3.2.5 使用嵌入式逻辑分析仪进行实时测试
3.2.6 对配置器件 EPCS4/EPCS1编程 3.2.7 了解此工程的 RTL电

[原文截取]
SOPC_EDA 实验讲义_GW48-PK212/6/2006
目 录
第一章 VHDL文本输入设计方法
1.1 编辑输入并存盘 VHDL原文件 1.2 将当前设计设定为工程
1.3 选择 VHDL文本编译版本号和排错 1.4 时序仿真
1.5 硬件测试 1.6 部分实验
第二章 全国大学生电子设计竞赛赛题练习
2.1 等精度频率计设计 2.2 数字移相正弦信号发生器设计
2.3 测相仪设计 2.4 逻辑分析相仪设计
2.5 存储示波器设计
第三章 Quartus II 设计正弦信号发生器
3.1 顶层 VHDL文件设计
3.1.1 创建工程和编辑设计文件 3.1.2 创建工程
3.1.3 编译前设置 3.1.4 编译及了解编译结果
3.2 正弦信号数据 ROM 定制
3.2.1 设计 ROM 初始化数据文件 3.2.2 定制 ROM 元件(DATAROM.VHD)
3.2.3 仿真 3.2.4 引脚锁定、下载和硬件测试 3.2.5 使用嵌入式逻辑分析仪进行实时测试
3.2.6 对配置器件 EPCS4/EPCS1编程 3.2.7 了解此工程的 RTL电.....
查看评论 已有0位网友发表了看法
  • 验证码: