课程设计 数字钟电路设计 共18页,4946字 摘 要 数字钟的构成 数字钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒。一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”,计数器和定时器组成。干电路系统由秒信号发生器、“时、分、秒、”计数器、译码器及显示器、电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现,在此我们用555定时器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。译码显示电路将“时”、“分”、“秒”、计数器的输出状态送到七段显示译码器译码,通过七位LED七段显示器显示出来。 目 录 设计任务书 ....... ....... ....... ....... ....... ....... ....... ....... ....... ....... ....... ........ 2 摘 要 ....... .... ....... .... ....... .... ....... .... ....... .... ....... .... ....... .... ....... .... 3 目 录 ....... .... ....... .... ....... .... ....... .... ....... .... ....... .... ....... .... ....... .... 4 第1章 绪论…………………………………………………………………5 1.1 研究背景及意义................... ..... ..... ..... ........ ................................5 1.2数字电子钟的概述…………………………………………………5 第2章 电路设计方案……………………………………………………...7 2.1秒脉冲发生器………………………………………………………7 2.2计数器………………………………………………………………8 2.3译码驱动显示电路…………………………………………………10 2.4校时电路……………………………………………………………12 2.5整点报时电路………………………………………………………13 2.6 音响电路 …………………………………………………………15 设计总结………………………………………………………………………15 致谢……………………………………………………………………………17 参考文献 …………………………………………………………………….18 附录 电路原理总图 …………………………………………………………19 |
查看评论
已有0位网友发表了看法