您现在的位置:网站首页答辩论文工学论文电子论文

毕业设计 基于FPGA的8051IP核的设计与简单应用

  • 简介:  毕业设计 基于FPGA的8051IP核的设计与简单应用,共53页,12398字。
    类型:word   
    • 请与管理员联系购买资料 QQ:5739126
  • 论文简介
  • 相关论文
  • 论文下载
  毕业设计 基于FPGA的8051IP核的设计与简单应用,共53页,12398字。
   目录
   1、绪论……………………………………………………………………………………1
   2、EDA简介以及开发环境介绍…………………………………………………………
   2.1 EDA的简介
   2.1.1 EDA的概念
   2.1.2 EDA的设计方法
   2.1.3 EDA的意义
   2.1.4 EDA的应用范畴
   2.2 FPGA的简介
   2.2.1 FPGA的概念
   2.2.2 FPGA的基本特点
   2.2.3 FPGA的工作流程
   2.3 quartusⅡ开发环境
   2.3.1 quartusⅡ的概念
   2.3.2 Quartus II的特点
   3、基于FPGA的8051 IP核的设计
   3.1 8051 IP CORE的结构
   3.2 8051 IP CORE的设计流程
   3.2.1 8051 IP CORE的流程图
   3.2.2 建立8051 ip核应用工程
   3.2.3 定制ROM等存储模块
   3.2.4 制作8051 ip核顶层文件
   3.3 8051 IP CORE的主要性能
   3.4 8051 IP CORE的硬件模块
   3.4.1时钟管理单元
   3.4.2定时器、串口和中断
   3.4.3 存储器接口单元
   3.4.4并行I/O端口
   3.4.5 ROM和RAM的设计
   4、低频数字相位测量仪的设计
   4.1低频数字相位测量仪的设计要求
   4.2低频数字相位测量仪的设计方案
   4.2.1 低频数字相位测量仪的设计框图
   4.2.2 FPGA数据采集电路的设计
   4.3 低频数字相位测量仪的模块设计
   4.3.1 信号分频模块
   4.3.2 控制信号产生模块
   4.3.3时间检测模块
   4.3.4数据锁存模块
   4.3.5 输出选择模块
   4.4低频数字相位测量仪的顶层原理图及仿真测试
   4.4.1 低频数字相位测量仪的顶层设计
   4.4.2 低频数字相位测量仪仿真结果
   5、基于8051 IP核的低频数字相位测量仪总体设计
   5.1单片机数据运算控制电路的设计
   5.2 基于8051 ip核的低频数字相位测量仪的系统设计
   5.2.1 顶层文件
   5.2.2单片机运行程序及ROM的定制
   5.2.3 编译仿真
   5.3 基于8051 ip核的低频数字相位测量仪的顶层设计
   5.3.1 顶层原理图
   5.3.1 8051 ip 核的汇编语言程序
   5.3.2 仿真结果图
   6、结语
   6.1本次设计的技巧分析
   6.2 本次设计的收获
   6.3本次设计中遇到的问题
   6.4 本次设计的综述
   参考文献
  
   1、 绪论
   单片机是指一个集成在一块芯片上的完整计算机系统。尽管他的大部分功能集成在一块小芯片上,但是它具有一个完整计算机所需要的大部分部件:CPU、内存、内部和外部总线系统,目前大部分还会具有外存。同时集成诸如通讯接口、定时器,实时时钟等外围设备。而现在最强大的单片机系统甚至可以将声音、图像、网络、复杂的输入输出系统集成在一块芯片上。
   单片机也被称为微控制器(Microcontroller),是因为它最早被用在工业控制领域。单片机由芯片内仅有CPU的专用处理器发展而来。最早的设计理念是通过将大量外围设备和CPU集成在一个芯片中,使计算机系统更小,更容易集成进复杂的而对体积要求严格的控制设备当中。INTEL的Z80是最早按照这种思想设计出的处理器,从此以后,单片机和专用处理器的发展便分道扬镳。
   单片机内部也用和电脑功能类似的模块,比如CPU,内存,并行总线,还有和硬盘作用相同的存储器件,不同的是它的这些部件性能都相对我们的家用电脑弱很多,不过价钱也是低的,一般不超过10元即可......用它来做一些控制电器一类不是很复杂的工作足矣了。我们现在用的全自动滚筒洗衣机、排烟罩、VCD等等的家电里面都可以看到它的身影!......它主要是作为控制部分的核心部件。
   .......
查看评论 已有0位网友发表了看法
  • 验证码: